加入星計劃,您可以享受以下權益:
DDM即調制度差。調制度是用于度量調制信號的幅值占載波信號幅值的比例,調制度差可以比較兩個調制信號的大小。DDM值用于體現(xiàn)兩個導航調制信號幅度的差異程度,利用這個差異程度就能夠衡量飛機和跑道中心線的偏離程度。DDM值是一個電參數(shù),而飛機偏離跑道的程度是一個幾何參數(shù),無線電導航的巧妙之處就在于這兩種參數(shù)之間的相互轉換。盡管DDM值只是一個標量,但它攜帶了飛機的方位信息,所以也可以認為DDM值具有了方向性。
DDM即調制度差。調制度是用于度量調制信號的幅值占載波信號幅值的比例,調制度差可以比較兩個調制信號的大小。DDM值用于體現(xiàn)兩個導航調制信號幅度的差異程度,利用這個差異程度就能夠衡量飛機和跑道中心線的偏離程度。DDM值是一個電參數(shù),而飛機偏離跑道的程度是一個幾何參數(shù),無線電導航的巧妙之處就在于這兩種參數(shù)之間的相互轉換。盡管DDM值只是一個標量,但它攜帶了飛機的方位信息,所以也可以認為DDM值具有了方向性。收起
查看更多stm32 proteus仿真
基于STM32的溫濕度光照強度仿真設計(Proteus仿真+程序設計+設計報告+講解視頻)stm32 proteus仿真
基于STM32的DS18B20簡易溫控系統(tǒng)LCD1602顯示仿真設計FPGA 數(shù)字電路
基于74LS161和4選1選擇器的序列發(fā)生器FPGA 數(shù)碼管
波形發(fā)生器設計ISE、VHDL信號發(fā)生器碳化硅 開關電源
RDR-994Q:35W超薄電源,200-1000VDC輸入,24V輸出,使用1700V碳化硅開關開關電源 電源管理
DER-188:基于TOP255PN的20W電源,具有非常低的空載功耗FPGA verilog
DDS正弦波發(fā)生器通過模數(shù)轉換芯片DAC121輸出verilog代碼FPGA verilog
基于VIVADO的QPSK調制信號Basys3開發(fā)板verilogstm32 畢業(yè)設計
基于STM32的花卉溫室控溫系統(tǒng)設計stm32 畢業(yè)設計
基于STM32的蔬菜大棚溫濕度智能控制系統(tǒng)設計FPGA verilog
基于ISE軟件的BPSK調制解調正弦波載波verilog代碼FPGA verilog
基于直接數(shù)字頻率合成技術的BPSK調制verilog代碼浪涌抑制器 保護裝置
LMX5069-耐壓超過100V的浪涌電流抑制器,100V外置MOS的E-fuse產品評估板設計51單片機 proteus仿真
基于51單片機的電子鐘【秒表,鬧鐘,倒計時,整點報時,數(shù)碼管,矩陣鍵盤】(仿真)51單片機 proteus仿真
基于51單片機的電子秤【去皮,計價,12864,超重】(仿真)FPGA verilog
DQPSK調制解調verilog代碼quartusFPGA 仿真
2FSK調制解調VHDL代碼Quartus物聯(lián)網 stm32
基于STM32+華為云IOT設計的智能門禁系統(tǒng)開關電源 電源管理
DI-196:基于TOP261LN的65W超低輪廓(15.4 mm)電源適配器FPGA verilog
2FSK調制解調verilog代碼quartus51單片機 proteus仿真
基于51單片機的音樂盒【演奏,回放,3首歌,數(shù)碼管,矩陣鍵盤】(仿真)開關電源 電源管理
DER-232:基于TOP259LN的超低輪廓 (15.4mm) 65W電源適配器,適用于筆記本電腦FPGA verilog
基于FPGA的16QAM調制verilog代碼51單片機 proteus仿真
基于51單片機的電子鐘【整點報時,6數(shù)碼管,獨立按鍵】(仿真)FPGA 調制解調
2ASK調制解調VHDL代碼無線通信 核心板
MTK6769/MT6769安卓核心板參數(shù)介紹_MTK聯(lián)發(fā)科核心板開發(fā)FPGA 串口通信
quartus串口通信UART波特率可調verilog代碼物聯(lián)網 stm32
基于STM32+華為云IOT設計的智能車庫管理系統(tǒng)開關電源 電源管理
DER-217:22W (峰值48.6W) 3輸出電源,采用TOP258MNFPGA 串口通信
MiniZed開發(fā)板實現(xiàn)串口UART通信