FPGA

加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點(diǎn)資訊討論

FPGA(Field Programmable Gate Array)是在PAL (可編程陣列邏輯)、GAL(通用陣列邏輯)等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。

FPGA(Field Programmable Gate Array)是在PAL (可編程陣列邏輯)、GAL(通用陣列邏輯)等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。收起

查看更多
  • 新品解讀 雙芯協(xié)同 RFSoC 射頻開發(fā)平臺(tái) AXW47 詳解
    處理海量超寬帶數(shù)據(jù)、加速復(fù)雜算法的實(shí)時(shí)運(yùn)行、解決傳統(tǒng)單一芯片的資源限制,幾乎是所有雷達(dá)通信行業(yè)及智能邊緣計(jì)算領(lǐng)域絞盡腦汁攻堅(jiān)的難題。 ALINX 射頻無線電開發(fā)板 AXW47,采用?AMD Zynq UltraScale+ RFSoC ZU47DR?與?XCKU115 純邏輯 FPGA?的雙 FPGA 協(xié)同架構(gòu),提供更強(qiáng)的計(jì)算資源、更寬廣的射頻處理能力和靈活的存儲(chǔ)配置,為5G Massive MI
    460
    06/27 15:44
  • 基于FPGA的直接擴(kuò)頻通信系統(tǒng)設(shè)計(jì) (附代碼)
    大俠好,歡迎來到FPGA技術(shù)江湖,江湖偌大,相見即是緣分。大俠可以關(guān)注FPGA技術(shù)江湖,在“闖蕩江湖”、"行俠仗義"欄里獲取其他感興趣的資源,或者一起煮酒言歡。 ? 今天給大俠帶來直接擴(kuò)頻通信,由于篇幅較長,話不多說,上貨。 ? 導(dǎo)讀 ? 本篇適用于有一定通信基礎(chǔ)的大俠,本篇使用的理論不僅僅是擴(kuò)頻通信。為了便于學(xué)習(xí),本章將會(huì)以實(shí)戰(zhàn)的方式,對整個(gè)工程的仿真。并對一些關(guān)鍵
  • 合見工軟發(fā)布下一代全場景驗(yàn)證硬件系統(tǒng)UVHS-2,國產(chǎn)EDA工具鏈再進(jìn)階
    中國數(shù)字EDA/IP龍頭企業(yè)上海合見工業(yè)軟件集團(tuán)有限公司(簡稱 “合見工軟”)今日發(fā)布下一代全場景驗(yàn)證硬件系統(tǒng)UniVista Unified Verification Hardware System Gen2(UVHS-2),最大可級聯(lián)高達(dá)192片AMD Versal? Premium VP1902 Adaptive SOC,為大規(guī)模 ASIC/SOC 軟硬件驗(yàn)證提供多樣化應(yīng)用場景設(shè)計(jì),可廣泛適
    合見工軟發(fā)布下一代全場景驗(yàn)證硬件系統(tǒng)UVHS-2,國產(chǎn)EDA工具鏈再進(jìn)階
  • 往期精選:基于FPGA的實(shí)時(shí)圖像邊緣檢測系統(tǒng)設(shè)計(jì)(附代碼)
    隨著科學(xué)技術(shù)的高速發(fā)展,F(xiàn)PGA在系統(tǒng)結(jié)構(gòu)上為數(shù)字圖像處理帶來了新的契機(jī)。圖像中的信息并行存在,因此可以并行對其施以相同的操作,使得圖像處理的速度大大提高,這正好適合映射到FPGA架構(gòu)中用硬件算法得以實(shí)現(xiàn)。
    往期精選:基于FPGA的實(shí)時(shí)圖像邊緣檢測系統(tǒng)設(shè)計(jì)(附代碼)
  • 高性能緊湊型 RFSoC FPGA 開發(fā)平臺(tái) AXW22 重塑射頻開發(fā)體驗(yàn)
    如果您正在煩惱如何在有限的物理空間和預(yù)算內(nèi),依然實(shí)現(xiàn)卓越的射頻帶寬與處理能力,ALINX 基于 AMD RFSoC FPGA 開發(fā)板 AXW22 正是為您準(zhǔn)備的。 和所有 RFSoC 平臺(tái)一樣,ALINX AXW22 天然具有一體化設(shè)計(jì)的優(yōu)勢,其采用的?AMD Zynq UltraScale+ RFSoC?Gen3 系列 ZU47DR 芯片,將射頻直采轉(zhuǎn)換器、高性能 FPGA 邏輯與多核 ARM
  • 往期精選:基于 FPGA 和麥克風(fēng)陣列的高速高精度聲源定位系統(tǒng)設(shè)計(jì)
    頻繁雜亂的鳴笛聲,不但給周邊居民的生活質(zhì)量造成很大影響,而且增加了駕駛員的疲勞,影響行駛安全,并使乘客和行人在出行時(shí)倍感煩躁不安。在大多 數(shù)城市的道路上,時(shí)常出現(xiàn)禁止鳴笛的標(biāo)志,然而并不是所有人都能自覺地遵守 規(guī)則,對鳴笛之人進(jìn)行適當(dāng)?shù)奶幜P是確保這項(xiàng)規(guī)定能夠順利實(shí)施的必要舉措。
    往期精選:基于 FPGA 和麥克風(fēng)陣列的高速高精度聲源定位系統(tǒng)設(shè)計(jì)
  • ALINX 國產(chǎn)化 FPGA SoM 核心板選型指南 紫光同創(chuàng) Kosmo2/Titan2/ Log
    作為紫光同創(chuàng)官方合作伙伴,ALINX 近日發(fā)布基于?Kosmo-2 系列新品 PG2K100 核心板 K100。 35mm×42mm 的精小尺寸中集成雙核 A53 處理器+85K FPGA 邏輯單元,1GB DDR3 保障實(shí)時(shí)數(shù)據(jù)處理能力,120 pin 工業(yè)連接器直插各類設(shè)備底板,為空間受限尺寸要求高的嵌入式設(shè)備提供高性價(jià)比的 100% 國產(chǎn)化選擇。 ALINX 至今已發(fā)布多款基于紫光同創(chuàng) FP
  • ISE 14.7安裝教程及詳細(xì)說明
    本系列將帶來FPGA的系統(tǒng)性學(xué)習(xí),從最基本的數(shù)字電路基礎(chǔ)開始,最詳細(xì)操作步驟,最直白的言語描述,手把手的“傻瓜式”講解,讓電子、信息、通信類專業(yè)學(xué)生、初入職場小白及打算進(jìn)階提升的職業(yè)開發(fā)者都可以有系統(tǒng)性學(xué)習(xí)的機(jī)會(huì)。
    ISE 14.7安裝教程及詳細(xì)說明
  • 米爾出席2025安路科技FPGA技術(shù)沙龍
    由安路科技主辦的2025?FPGA技術(shù)沙龍?jiān)谀暇┱秸匍_,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產(chǎn)FPGA的代表企業(yè)出席此次活動(dòng)。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案?,F(xiàn)場,米爾與技術(shù)專家及生態(tài)伙伴共聚一堂,探討前沿技術(shù)趨勢,解鎖定制化解決方案,共建開放共贏的FPGA生態(tài)圈! 米爾電子向參會(huì)者展示FPGA核心 板論壇上,米爾電子產(chǎn)品經(jīng)理Jeson以“基于飛龍派的視覺
    米爾出席2025安路科技FPGA技術(shù)沙龍
  • Lattice SensAI:引領(lǐng)從“云端集權(quán)”到“邊緣自治”的智能革命
    網(wǎng)絡(luò)邊緣AI的核心價(jià)值在于將智能決策下沉至網(wǎng)絡(luò)邊緣,解決云端AI在實(shí)時(shí)性、隱私安全和帶寬成本上的固有瓶頸。例如,自動(dòng)駕駛需在10毫秒內(nèi)響應(yīng)突發(fā)路況,工業(yè)質(zhì)檢要求對生產(chǎn)線瑕疵進(jìn)行實(shí)時(shí)識(shí)別…..等等,這些場景均依賴邊緣設(shè)備的本地化智能處理能力。 據(jù)測算,2024年網(wǎng)絡(luò)邊緣AI市場規(guī)模約為210億美元,預(yù)計(jì)到2034年將突破1430億美元。這一增長態(tài)勢表明各行業(yè)將持續(xù)加大基于AI的邊緣系統(tǒng)研發(fā)投入。 然
    Lattice SensAI:引領(lǐng)從“云端集權(quán)”到“邊緣自治”的智能革命
  • ASIL-B認(rèn)證落地!萊迪思通過汽車功能安全大考
    近日,國際公認(rèn)的測試、檢驗(yàn)和認(rèn)證機(jī)構(gòu)SGS為上海萊迪思半導(dǎo)體有限公司Video Stream & Icon Safety Protection IP Core頒發(fā)ISO 26262:2018功能安全ASIL-B Ready證書,并同時(shí)為Lattice Propel Builder Tool 2023.2頒發(fā)ISO 26262:2018功能安全產(chǎn)品認(rèn)證證書。 作為全球廣泛認(rèn)可的汽車功能安全標(biāo)
    ASIL-B認(rèn)證落地!萊迪思通過汽車功能安全大考
  • 基于PYNQ的智能垃圾分類系統(tǒng)
    本作品是基于賽靈思公司的 pynq 開發(fā)平臺(tái)設(shè)計(jì),同時(shí)結(jié)合了機(jī)械控制和神經(jīng)網(wǎng)絡(luò)等知識(shí),擁有可以自主識(shí)別垃圾并分類的功能,以 FPGA 作為核心處理器最大程度的實(shí)現(xiàn)了垃圾識(shí)別與分類。該智能垃圾桶將人工分類垃圾轉(zhuǎn)為智能化,大大節(jié)省了人力、物力,降低垃圾分類的煩惱,具有長遠(yuǎn)的利用價(jià)值和非常巨大的市場前景。該作品有兩種操作模式,可在圖像識(shí)別和語音識(shí)別兩種模式之間自由切換。
    基于PYNQ的智能垃圾分類系統(tǒng)
  • 最新!國內(nèi)十大FPGA公司詳細(xì)介紹
    國內(nèi)十大FPGA芯片公司介紹,以下公司排名不分先后。1. 紫光同創(chuàng):深圳市紫光同創(chuàng)電子有限公司于2013年12月成立,是新紫光集團(tuán)旗下公司紫光國微的子公司,國內(nèi)FPGA綜合實(shí)力領(lǐng)軍者。 2025年4月29日,紫光同創(chuàng)完成IPO輔導(dǎo)備案。
    最新!國內(nèi)十大FPGA公司詳細(xì)介紹
  • 就業(yè)班學(xué)員筆記連載 | FPGA模塊實(shí)驗(yàn) 之 步進(jìn)電機(jī)篇
    本實(shí)驗(yàn):驅(qū)動(dòng)一個(gè)步進(jìn)電機(jī),實(shí)驗(yàn)要求一個(gè)按鍵可以控制步進(jìn)電機(jī)啟動(dòng)和停止,一個(gè)按鍵控制正反轉(zhuǎn)。
    就業(yè)班學(xué)員筆記連載 | FPGA模塊實(shí)驗(yàn) 之 步進(jìn)電機(jī)篇
  • 為什么FPGA芯片適合做算法?
    FPGA的最大優(yōu)勢是硬件級的靈活定制。它非常適合實(shí)現(xiàn)高并行的數(shù)據(jù)路徑、定制接口和時(shí)序控制等。對于結(jié)構(gòu)清晰、計(jì)算密集的算法,F(xiàn)PGA能通過專用邏輯優(yōu)化性能,超越通用處理器。
    1522
    06/06 10:34
    為什么FPGA芯片適合做算法?
  • 【新品解讀】一板多能 AXRF49 定義新一代 RFSoC FPGA 開發(fā)平臺(tái)
    “硬件系統(tǒng)龐雜、調(diào)試周期長” “高頻模擬前端不穩(wěn)定,影響采樣精度” “接收和發(fā)射鏈路難以同步,難以擴(kuò)展更多通道” “數(shù)據(jù)流量大,處理與存儲(chǔ)跟不上” 這些是大部分客戶在構(gòu)建多通道、高頻寬的射頻采樣鏈路時(shí),面臨的主要問題。 AXRF49 正是為解決這些瓶頸而來——它依托于 AMD 第三代 Zynq UltraScale+ RFSoC ZU49DR,整合了: -16 通道 14 位高性能 ADC/DAC
    787
    06/05 14:32
  • 從發(fā)明到 AI 加速:慶祝 FPGA 創(chuàng)新 40 周年
    今年是首款商用現(xiàn)場可編程門陣列( FPGA )誕生 40 周年,其帶來了可重編程硬件的概念。通過打造“與軟件一樣靈活的硬件”,FPGA 可重編程邏輯改變了半導(dǎo)體設(shè)計(jì)的面貌。這是開發(fā)人員第一次能在設(shè)計(jì)芯片時(shí),如果規(guī)格或需求在中途、甚至在制造完成后發(fā)生變化,他們可以重新定義芯片功能以執(zhí)行不同的任務(wù)。這種靈活性令新芯片設(shè)計(jì)的開發(fā)速度更快,從而縮短了新產(chǎn)品的上市時(shí)間,并提供了 ASIC 的替代方案。 FP
    從發(fā)明到 AI 加速:慶祝 FPGA 創(chuàng)新 40 周年

正在努力加載...