芯片驗證

加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點資訊討論
  • FAB廠可靠性考核如何理解?以90納米技術(shù)節(jié)點為例
    可靠性考核是芯片量產(chǎn)前的"極限壓力測試",本質(zhì)是驗證芯片在極端環(huán)境下的生存能力與性能衰減規(guī)律。對于90納米技術(shù)節(jié)點,由于器件尺寸縮小帶來的量子隧穿效應(yīng)、熱載流子注入等問題加劇,可靠性考核需建立更嚴(yán)苛的評估體系,如同檢驗汽車發(fā)動機能否在沙漠高溫和極地嚴(yán)寒中穩(wěn)定運行。
  • 一文詳解芯片驗證工程師主要工作任務(wù)、工作工具和方法
    芯片設(shè)計完成后,驗證工程師的任務(wù)就是檢查電路是否按設(shè)計要求正確工作。他們需要通過各種驗證手段,確認(rèn)芯片的功能、性能、時序等方面沒有問題。以下是他們的主要任務(wù):
  • 漲薪50%!驗證工程師的進階之路!
    簡單介紹一下自己,我是22屆的成都某雙非院校的電子信息畢業(yè)生?,F(xiàn)在從事驗證已經(jīng)快兩年,這里想和大家分享一些入行驗證后的經(jīng)驗和心得?;叵氘?dāng)初快畢業(yè)了,對自己何去何從很是迷茫,電子信息本科學(xué)的東西突出一個泛泛又雜,幾乎沒有一點是精通的,在就業(yè)市場競爭力非常小。我有幸通過IC修真院了解到IC行業(yè)當(dāng)時的火爆,并成功搭上了IC這條船。
    漲薪50%!驗證工程師的進階之路!
  • 如何寫出更牛的驗證激勵
    芯片驗證是為了發(fā)現(xiàn)芯片中的錯誤而執(zhí)行的過程,它是一個破壞性的過程。完備的驗證激勵可以更有效地發(fā)現(xiàn)芯片錯誤,進而縮短驗證周期。合格的驗證激勵必須能產(chǎn)生所有可能的驗證場景(完備性),包括合法和非法的場景,并保持最大的可擴展性和可控性。
    如何寫出更牛的驗證激勵
  • 如何寫出更系統(tǒng)的驗證檢查器
    芯片驗證是為了發(fā)現(xiàn)芯片中的錯誤而執(zhí)行的過程,它是一個破壞性的過程。有效激勵灌入待測模塊后,需要判斷出不符合功能描述的行為。檢查器(Checker)就是用于查看待測模塊是否按照功能描述文檔做出期望的行為,識別出所有的設(shè)計缺陷。
    如何寫出更系統(tǒng)的驗證檢查器
  • 設(shè)計模式在芯片驗證中的應(yīng)用——狀態(tài)
    狀態(tài)模式是一種行為設(shè)計模式, 讓你能在一個對象的內(nèi)部狀態(tài)變化時改變其行為, 使其看上去就像改變了自身所屬的類一樣。
    設(shè)計模式在芯片驗證中的應(yīng)用——狀態(tài)
  • 什么是芯片驗證 芯片驗證是做什么的 數(shù)字芯片驗證流程
    芯片驗證就是采用相應(yīng)的驗證語言,驗證工具,驗證方法,在芯片生產(chǎn)之前驗證芯片設(shè)計是否符合芯片定義的需求規(guī)格,是否已經(jīng)完全釋放了風(fēng)險,發(fā)現(xiàn)并更正了所有的缺陷,站在全流程的角度,它是一種防范于未然的措施。
  • 設(shè)計模式在芯片驗證中的應(yīng)用——策略
    在RTL設(shè)計中可能包含了復(fù)雜的多個訪問仲裁邏輯,使用了多種算法來確定訪問內(nèi)存優(yōu)先級順序,包括規(guī)定優(yōu)先級、輪詢仲裁等等。仲裁器的輸入是多個請求者信號,以及選擇要使用的仲裁算法的配置。根據(jù)選擇的類型和請求者信號的值,仲裁器確定具有最高優(yōu)先級的請求源,并授予它訪問內(nèi)存的權(quán)利。如下圖所示,仲裁類型可以動態(tài)配置,這就是為什么該特性適合使用策略設(shè)計模式進行建模。在該模式中,可以在testcase運行中從提供的一系列算法中選擇要應(yīng)用的特定算法。此外,還可以直接為仲裁添加新算法,而無需修改之前代碼。值得注意的是,之前講到的裝飾器設(shè)計模式也可用于動態(tài)更改行為,關(guān)鍵的區(qū)別在于,裝飾器模式在原功能基礎(chǔ)上添加額外的功能,而策略者模式直接更改原先功能??偟脕碚f,策略模式可以讓你改變對象的內(nèi)部結(jié)構(gòu),裝飾器模式允許你更改對象的皮膚。
    設(shè)計模式在芯片驗證中的應(yīng)用——策略
  • 設(shè)計模式在芯片驗證中的應(yīng)用——單例
    單例模式(Singleton)是一種創(chuàng)建型設(shè)計模式,能夠保證一個類只有一個實例, 并提供一個訪問該實例的全局節(jié)點。驗證環(huán)境配置(configuration)類、超時(timeout)處理類等可以使用單例實現(xiàn)。比如說驗證環(huán)境需要在特定場景中監(jiān)測特定接口上的超時事件,環(huán)境的每個組件都可以依賴超時處理類來設(shè)定超時的時刻。讓所有組件都使用超時處理類的相同對象有助于調(diào)試。
    設(shè)計模式在芯片驗證中的應(yīng)用——單例
  • 設(shè)計模式在芯片驗證中的應(yīng)用——模板方法
    模板方法(Template Method)模式是一種行為設(shè)計模式, 它在父類中定義了一個功能的框架, 允許子類在不修改結(jié)構(gòu)的情況下重寫功能的特定步驟。也就是模板方法定義了一組有序執(zhí)行的操作,將一些步驟的實現(xiàn)留給子類,同時保持整體功能結(jié)構(gòu)。該技術(shù)通常也用于為主要操作提供預(yù)處理和后處理的鉤子(hook)。
    設(shè)計模式在芯片驗證中的應(yīng)用——模板方法
  • 這些數(shù)字IC驗證面試題,你都刷過嗎?
    芯片驗證為什么那么重要?IC行業(yè)是智力密集、技術(shù)密集型的行業(yè),更是高投入、高風(fēng)險的行業(yè),做一款芯片僅僅是開模的費用就是百萬起。為了保證芯片功能的正確性和完整性,就需要驗證工程師給設(shè)計或者實現(xiàn)過程提供迭代的關(guān)鍵意見。驗證在芯片設(shè)計環(huán)節(jié)乃至全產(chǎn)業(yè)鏈中的位置都是舉足輕重的。
  • IC驗證的主要工作流程和驗證工具是什么?
    驗證其實是一個“證偽”的過程,從流程到工具,驗證工程師的終極目的都只有一個:發(fā)現(xiàn)所有BUG,或者證明沒有BUG,以保證芯片功能性能的正確性和可靠性。驗證環(huán)節(jié)對于一顆芯片的重要性也是不言而喻的:·從項目周期來說,功能驗證在芯片的整個設(shè)計周期中占用時間最多,大概要占到70%左右。·從項目成本來說,驗證一顆芯片大概會占硬件開發(fā)總成本的50%。
    IC驗證的主要工作流程和驗證工具是什么?
  • 五城研討會圓滿結(jié)束!從用戶關(guān)心的問題里,我們聽到了這些
    4月25日,芯華章線下驗證技術(shù)研討會第五站西安站順利舉行。活動現(xiàn)場,再次吸引了幾十位來自西安微電子技術(shù)研究所、中興微電子、紫光國芯、奕斯偉、摩爾線程等眾多驗證工程師廣泛參與。至此,歷經(jīng)上海、成都、深圳、北京、西安五地,芯華章線下驗證技術(shù)巡回研討會圓滿結(jié)束。
    五城研討會圓滿結(jié)束!從用戶關(guān)心的問題里,我們聽到了這些
  • 對話屠寧杰:芯片驗證的核心是驗證計劃的有效制定和充分執(zhí)行
    第一季將聚焦于集成電路領(lǐng)域,我會嘗試對話該領(lǐng)域不同行業(yè)、不同職位、不同年齡段的從業(yè)者,跨越產(chǎn)學(xué)研用(產(chǎn)業(yè)、高校、科研機構(gòu)等),囊括研究、設(shè)計、制造、上下游及資本市場等從業(yè)者,力爭從多維度讓讀者了解到領(lǐng)域的真實樣貌。
  • 強化多物理測試平臺能力 長電科技提供業(yè)界領(lǐng)先的芯片驗證服務(wù)
    長電科技近日宣布,推出業(yè)界領(lǐng)先的一站式驗證測試平臺,支持從芯片、封裝、模塊到最終產(chǎn)品的實驗驗證,為集成電路產(chǎn)業(yè)鏈上下游深入合作提供更為堅實的基礎(chǔ)平臺,支撐創(chuàng)新性技術(shù)、標(biāo)準(zhǔn)和協(xié)議升級,以及先進工藝的產(chǎn)品研發(fā)與驗證。
  • 西門子推出數(shù)據(jù)驅(qū)動型 Questa Verification IQ 軟件,助力集成電路驗證
    西門子數(shù)字化工業(yè)軟件日前推出新 Questa? Verification IQ 軟件,面向下一代高性能集成電路 (IC) 的復(fù)雜設(shè)計挑戰(zhàn),提供開創(chuàng)性的解決方案。Questa Verification IQ 是一款基于團隊的云端軟件,由數(shù)據(jù)驅(qū)動并采用人工智能 (AI) 技術(shù),有助于加速驗證收斂、簡化可追溯性、優(yōu)化資源,促進產(chǎn)品上市速度。
  • 后摩爾時代,十大EDA驗證技術(shù)趨勢展望
    過去的四十年里面,不斷發(fā)展的工藝和架構(gòu)設(shè)計共同推動著摩爾定律持續(xù)前進,即使是今天也還有3nm、2nm、1nm先進工藝在地平線上遙遙可及。但是現(xiàn)實趨勢來看,更高工藝、更多核、更大的芯片面積已經(jīng)不能帶來過去那種成本、性能、功耗的全面優(yōu)勢,摩爾定律確實是在進入一個發(fā)展平臺期,也意味著我們進入了“后摩爾時代”。 半導(dǎo)體設(shè)計產(chǎn)業(yè)開始不僅是通過工藝的提升,而是更多考慮系統(tǒng)、架構(gòu)、軟硬件協(xié)同等,從系統(tǒng)來導(dǎo)向、從
  • 新手芯片驗證工程師如何快速提高自己的水平?
    看了不少回答,都在強調(diào)如何使用uvm的。UVM/SV屬于工具范疇,工具用的熟不熟練,當(dāng)然非常重要,但是脫離了芯片本身討論工具未免有些本末倒置。
  • 疾跑的國產(chǎn)EDA:如何越過芯片驗證關(guān)山?
    “你驗完了沒有?”“芯片還存不存在bug?”這是芯片驗證團隊經(jīng)常直面的兩個靈魂問題,這樣的問題,實際上也是對EDA驗證能力的拷問。
  • 芯華章:應(yīng)用牽引,立足創(chuàng)新,構(gòu)建芯片驗證新生態(tài)
    基于目前EDA流程,芯片設(shè)計還是避免不了要碰到三大痛點

正在努力加載...