• 正文
  • 推薦器件
  • 相關(guān)推薦
申請(qǐng)入駐 產(chǎn)業(yè)圖譜

芯片垂直堆疊的優(yōu)勢(shì)在哪里?

2024/08/19
1720
加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點(diǎn)資訊討論

知識(shí)星球(星球名:芯片制造與封測(cè)技術(shù)社區(qū),星球號(hào):63559049)里的學(xué)員問:既然有傳統(tǒng)的打線封裝,為什么還要使用2.5D,3D IC封裝,優(yōu)勢(shì)在哪里?

什么是wire bonding(打線)?

Wire bonding 是用細(xì)金線等將芯片上的焊盤與封裝基板上的引腳進(jìn)行電氣連接。一般的過程為第一點(diǎn)焊接==》拉線==》第二點(diǎn)焊接==》焊線切斷等步驟。

什么是垂直堆疊?

wire bonding是一種平面的封裝方式。垂直堆疊一般是通過TSV轉(zhuǎn)換板,TGV轉(zhuǎn)換板進(jìn)行的,在Z軸方向的堆疊。

wire bonding的缺點(diǎn)?

1,由于Wire Bonding采用的是水平引線連接,信號(hào)需要通過較長(zhǎng)的導(dǎo)線進(jìn)行傳輸,這會(huì)增加信號(hào)的傳輸路徑,從而導(dǎo)致信號(hào)延遲增大。

2,信號(hào)傳輸距離長(zhǎng),導(dǎo)致功耗增加,尤其是在高性能應(yīng)用中更為顯著。

3,占用的面積過大,不適用于高集成度的封裝方式。

4,可靠性低,在熱循環(huán),振動(dòng)等外部因素的影響下發(fā)生金線的松動(dòng)或脫落而以TSV,TGV為主的垂直堆疊則很好地解決了上述問題。

歡迎加入我的半導(dǎo)體制造知識(shí)星球社區(qū),目前社區(qū)有1900人左右。在這里會(huì)針對(duì)學(xué)員問題答疑解惑,上千個(gè)半導(dǎo)體行業(yè)資料共享,內(nèi)容比文章豐富很多很多,適合快速提升半導(dǎo)體制造能力,介紹如下:? ? ?《歡迎加入作者的芯片知識(shí)社區(qū)!》

推薦器件

更多器件
器件型號(hào) 數(shù)量 器件廠商 器件描述 數(shù)據(jù)手冊(cè) ECAD模型 風(fēng)險(xiǎn)等級(jí) 參考價(jià)格 更多信息
SKKT162/16E 1 SEMIKRON Silicon Controlled Rectifier, 250A I(T)RMS, 160000mA I(T), 1600V V(DRM), 1600V V(RRM), 2 Element, CASE A 21, SEMIPACK 2, 7 PIN
$77.1 查看
64323-1029 1 Molex Fork Terminal, 1mm2,

ECAD模型

下載ECAD模型
$0.27 查看
CRCW0805100RFKEA 1 Vishay Intertechnologies Fixed Resistor, Metal Glaze/thick Film, 0.125W, 100ohm, 150V, 1% +/-Tol, 100ppm/Cel, Surface Mount, 0805, CHIP, HALOGEN FREE AND ROHS COMPLIANT

ECAD模型

下載ECAD模型
$0.07 查看

相關(guān)推薦